

| INSTITUTO FEDERAL DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SANTA | CATARINA   |       |
|--------------------------------------------------------------|------------|-------|
| CAMPUS SÃO JOSÉ                                              |            |       |
| CURSO DE ENGENHARIA DETELECOMUNICAÇÕES                       |            |       |
| DISPOSITIVOS LÓGICOS PROGRAMÁVEIS - AVALIAÇÃO 1 PROF: MARC   | COS MOECKE |       |
| ALUNO(A):                                                    | TURMA:     | DATA: |

IMPORTANTE! A avaliação é com consulta apenas as folhas entregues pelo professor. Ao final da prova o aluno deverá enviar para o Moodle os arquivos solicitados. O arquivo QAR deverá estar conter os arquivos de projeto e simulação, e deve ser nomeado de acordo com a Questão (Q1.qar, Q2.qar etc.) .Lembre-se que NÃO é permitido usar a biblioteca std\_logic\_arith. Utilize sempre o FPGA mais simples da família Cyclone I, que permita implementar o projeto, exceto se for solicitado outro dispositivo. Nesta avaliação utilize apenas código concorrente.

- 1. Projete um circuito de um incrementador Gray para uma entrada genérica de N bits. Note que tanto a entrada como a saída devem ser valores em código Gray.
  - a) Escreva o código em vhdl, que dada uma entrada GRAY\_IN, fornece na saída GRAY\_OUT o valor da entrada incrementado de "1" em código gray.
  - b) Mostre que o incrementador funciona fazendo a simulação funcional do projeto usando o QSIM. Use dados de entrada que permitam verificar o funcionamento do conversor.
  - c) Anote o número de elementos e o máximo atraso de propagação entre a entrada e as saídas.
  - d) Envie para o Moodle a imagem do código RTL (QXRTL.png), a imagem das simulações (QXSIM1.png, QXSIM2.png, ...) e o arquivo contendo o projeto e as simulações (QX.qar)
     Use a seguinte ENTITY e nome inc gray para realizar o projeto:

- 2. Projete um conversor de binário para BCD Binary-coded decimal para 3 dígitos (000 a 999).
  - a) Escreva o código em vhdl, que dada uma entrada bin (entre 0 e 999), fornece nas saídas os dígitos bcd da centena (bcd\_c), dezena (bcd\_d) e unidade (BCD\_U).
  - b) Mostre que o conversor funciona fazendo a simulação funcional do projeto usando o QSIM. Utilize 4 bits como entrada e saída para essa simulação.
  - c) Anote o número de elementos e o máximo atraso de propagação entre a entrada e as saídas.
  - d) Envie para o Moodle a imagem do código RTL (QXRTL.png), a imagem das simulações (QXSIM1.png, QXSIM2.png, ...) e o arquivo contendo o projeto e as simulações (QX.qar)

    Use a seguinte ENTITY e nome bin2bcd para realizar o projeto:



- 3. Implemente em VHDL o circuito mostrado na figura abaixo. Utilize como entrada A, B, e C e a saída Z como **tipo BIT**. *Garanta que o circuito tenha todas as portas logicas indicadas no diagrama*. Se necessário utilize os atributos para forçar a manutenção das portas.
  - a) Escreva o código VHDL e compile, e verifique se o circuito é o mesmo.
  - b) Envie para o Moodle a imagem do código RTL (QXRTL.png), a imagem das simulações (QXSIM1.png, QXSIM2.png, ...) e o arquivo contendo o projeto e as simulações (QX.qar)



4. Realize a atividade AE4 - ALU modificada. (prazo de entrega 22/07/2021 as 13h30)



Realize a atividade AE4 - ALU modificada. (prazo de entrega 22/07/2021 as 13h30)